摘要
本发明属于雷达电子对抗技术领域,公开了基于FPGA的多普勒闪烁干扰生成方法,该方法包括:上位机下发系统参数和多普勒闪烁干扰策略参数至FPGA;FPGA的信号发射与采集模块接收雷达射频信号处理得到雷达基带信号并存储;控制单元根据系统参数提取雷达基带信号,并根据策略参数控制生成交替变化的多普勒频率控制字;提取的雷达基带信号或其同步信息与频率控制字送入多路并行DDS单元生成多普勒闪烁干扰基带信号;干扰基带信号经信号发射与采集模块处理后发射形成干扰射频信号。本发明利用FPGA实现,能够灵活高效地生成多普勒闪烁干扰,对雷达速度跟踪造成有效欺骗,具有响应速度快、灵活性高、干扰效果好的优点。
技术关键词
多普勒频率控制
多路并行
生成方法
闪烁频率
现场可编程门阵列FPGA芯片
雷达电子对抗技术
下发系统
信号检测门限
射频
数字频率合成器
参数
相位累加器
策略
存储单元
系统复位
控制单元
系统为您推荐了相关专利信息
条件生成对抗网络
数据
图像
生成方法
生成对抗网络模型
快速生成方法
双骨料
正六面体
有限元网格模型
有限元网格划分
图像文件生成方法
索引
图像文件生成装置
非易失性计算机可读存储介质
计算机程序指令
文本生成方法
优化器
计算机执行指令
特征提取模块
信息处理
智能生成方法
客户
策略
非暂态计算机可读存储介质
画像