摘要
本申请涉及一种异构多核核间通信方法、异构多核处理器、存储介质、控制器、芯片设备及车辆,其中,所述方法包括:基于源核心与目标核心的物理位置判定及待传输的通信数据的数据量阈值判定,选择通过软件生成中断请求触发共享内存传输所述通信数据或者通过消息处理单元的寄存器传输所述通信数据;其中,源核心为通信数据的发送端,目标核心为通信数据的接收端;源核心和目标核心为集成于同一芯片封装的异构多核处理器中的不同架构类型的处理器核心。通过上述技术方案,构建同一处理器簇内的软件中断直连与簇间的消息处理单元硬件通道的分层通信,结合数据量阈值动态选择寄存器直传或共享内存传输路径,实现了高并发场景下核间通信的效率提升。
技术关键词
消息处理单元
核心
异构多核处理器
存储块
数据
标识符
指针
芯片封装
软件
环形
先进先出
物理
移动头
端口
发送端
指令
计算机程序产品
接收端