摘要
本发明属于集成电路设计技术领域,具体公开了一种基于PLL与FLASH的系统芯片复位控制结构,包括PLL模块、FLASH控制器、复位控制单元和门控时钟;基于PLL锁定信号和FLASH初始化信号,确保在系统启动过程中,依次释放各级复位信号,确保系统芯片在每个阶段的关键模块和资源稳定初始化;通过延迟计数器设定复位解除周期数及门控时钟,补偿复位树与时钟树的时序延迟,确保复位信号在全片范围内同步解除,放松后端布局布线的时序约束;本发明的复位控制结构提升了系统芯片启动的可靠性,能有效防止由于复位顺序错误或时序不稳定而导致的硬件故障,适用于具有PLL和FLASH存储器的复杂多时钟域系统芯片。
技术关键词
FLASH控制器
延迟计数器
门控时钟
控制单元
系统芯片
外设时钟
控制结构
移位寄存器
处理器
逻辑门
输入端
输出端
集成电路设计技术
周期
FLASH存储器
系统时钟信号
延时滤波器
系统为您推荐了相关专利信息
驱动芯片
无刷电机控制系统
二极管电路
控制单元
冗余
绝缘检测单元
整车零部件
人机交互界面
精确定位故障点
控制继电器通断
混合储能系统
超级电容器电压
电流
非线性模型预测控制
锂电池
保温储液罐
喷涂器
内窥镜组件
微型蠕动泵
温控系统
开发试验台
电控系统
IO接口模块
传感器集成模块
机载设备