一种基于路径优化的集成电路时序驱动总体布局方法

AITNT
正文
推荐专利
一种基于路径优化的集成电路时序驱动总体布局方法
申请号:CN202511031721
申请日期:2025-07-25
公开号:CN120975021A
公开日期:2025-11-18
类型:发明专利
摘要
本发明具体涉及一种基于路径优化的集成电路时序驱动总体布局方法,包括:构建LCB到FF的连接网络,即LCB‑FF网络;基于贪心搜索与模拟退火融合的混合优化算法,对LCB‑FF网络进行优化,调整LCB和FF的连接关系,优化FF的时钟信号到达时延;定义PinPair为基本建模单元,以PinPair作为优化的最小粒度,结合LSE平滑与距离二次度量构建时序损失函数,基于时序损失函数对时序驱动总体布局进行优化;基于Opentimer提取路径slack特征,基于路径slack特征对每个PinPair权重进行实时调节。本发明方法有效克服了现有方法面临的无法区分路径裕量正负、对裕量大小不敏感、以及未能有效应对路径汇聚效应等瓶颈,取得了布局质量和时序性能的全面提升。
技术关键词
时序 混合优化算法 模拟退火方法 集成电路 关键路径优化 线网 处理器 邻域 计算机程序产品 两引脚 网络线 基线 因子 关系 信号 时延 度量 定义 超参数
添加客服微信openai178,进AITNT官方交流群
驱动智慧未来:提供一站式AI转型解决方案
沪ICP备2023015588号