摘要
本申请属于无线通信设备抗干扰技术领域,具体公开了一种干扰对消一体化的无人机数据链端机及其控制方法。本申请在U频段数据链模块的基础上集成干扰对消功能,以提升信号传输过程中的抗干扰能力,降低成本,提高产品可靠性;通过4收4发射频单芯片集成实现对消功能,且抗干扰链路与数据链使用同样的射频链路,从而极大降低设备重量、功耗和尺寸,提高集成度,从而满足无人机需求。本申请根据双天线信号强度和接口装置的状态进行相应的干扰对消处理,经过干扰处理后的信号,通过射频信号形式传递给数据链端机,提供高速跳频系统抗阻塞干扰能力。
技术关键词
无人机数据链
处理器
射频接收
主天线
中频信号
频段
载波
监控单元
可编程数字滤波器
检波电路
时间数模转换器
射频SOC芯片
接口
高速跳频系统
链路
带通滤波器