摘要
本发明属于大规模数字集成电路技术领域,特别涉及一种低功耗高可靠数据校验电路、方法和非易失存储器。包括:校验使能寄存器;数据校验使能控制电路,负责在所述校验使能寄存器控制下,管理和触发数据校验操作;状态数字逻辑检测电路,用于依据校验逻辑算法计算所有待校验非易失性存储器的n位二进制实际状态码值并寄存;校验寄存器,用于寄存待校验非易失性存储器存储数据全部正确情况下,n位二进制理想状态码值;校验电路,用于将所述状态数字逻辑检测电路输出的实际状态码值与所述校验寄存器存储的理想状态码值进行校验与比对。本发明为非易失性存储器烧写及状态正确性校验提供了一种低功耗、面积小、低成本且高可靠性的解决方案。
技术关键词
数据校验电路
输入端
非易失性存储器
信号
输出端
逻辑运算电路
低功耗
非易失存储器
大规模数字集成电路技术
地址译码器
数据校验方法
计数器
控制电路
校验模式
标识
芯片
系统为您推荐了相关专利信息
线控器
电源控制模块
状态控制模块
通讯电路
芯片
关节驱动装置
机器人关节
工作箱
驱动组件
伺服电机
情绪识别方法
电信号
卷积神经网络模块
标签
电子设备
控制模块
电刺激器
电极模块
生理参数监测
人机交互模块
机器人控制方法
位姿误差
机器人末端执行器
机械臂末端执行器
力矩传感器