摘要
本申请公开了一种时钟同步装置、方法、芯片及存储介质,包含于接收端,装置包括数据接收模块、时钟计数模块、频率调整模块和本地时钟模块;数据接收模块,用于接收来自发送端的数据信号,数据信号包括第一计数值;时钟计数模块,用于确定第二计数值,第二计数值是在当前计数时间窗口内对本地时钟模块输出的时钟脉冲进行计数得到;频率调整模块,用于基于第一计数值和第二计数值调整本地时钟模块的输出频率,以使得本地时钟模块的输出频率与发送端的时钟频率相同。本申请基于第一计数值以及第二计数值,及时调整本地时钟的频率,实现对本地时钟模块的输出频率的实时调整,提高本地时钟模块与接收端时钟模块的同步性。
技术关键词
时钟模块
累积误差
时钟同步装置
时钟脉冲
接收端
数值
数据接收模块
频率
逻辑模块
低通滤波器
子模块
时钟同步方法
芯片
同步性
可读存储介质
信号
参数
系统为您推荐了相关专利信息
调制信号识别方法
迁移深度学习
卷积神经网络模型
RF接收模块
射频天线
BIST电路
DDR3存储器
存储器接口
FPGA芯片
地址生成器