摘要
本发明涉及一体化验证技术领域,提供了一种神经网络处理器NPU软硬件一体化验证系统,包括:神经网络处理器编译器和硬件验证环境;所述神经网络处理器编译器作为通过软件定制的编译器用于根据神经网络处理器设计的指令集定制指令集汇编,根据硬件算子的配置需求定制算子指令集合,并同时生成测试用例,指令和测试数据,以及指令和测试数据参数;所述硬件验证环境用于根据芯片级验证和I P级验证两个验证环境共同依据所述神经网络处理器编译器生成的所述测试用例,所述指令和测试数据,所述指令和测试数据参数完成神经网络处理器NPU的验证。支持自动和批量生成测试用例,减少人工维护验证环境的工作,对软硬件融合设计带来非常大的帮助。
技术关键词
神经网络处理器
验证系统
生成测试用例
指令
芯片系统
参数
中央处理器
仿真模型
专用代码
神经网络算法
可读存储介质
系统芯片
协处理器
验证方法
软件
计算机设备
批量
存储器
系统为您推荐了相关专利信息
自动检测方法
神经网络识别模型
钢筋
边缘检测算法
计算机程序指令
图像处理引擎
编码算法
算法模块
缩略图
电子设备