摘要
本发明提供一种基于64b/66b编码的串行级联系统,由各个子阵节点和主控芯片通过级联构成闭合通信环路,在环路上以64b/66b编码的数据块形式通过串行接口进行数据传输,每个芯片节点在通信环路中接收上一节点传输的数据块,通过同步头位识别并解析同步字,进而决定在本地处理或转发数据块至下一节点。本发明定义并使用级联式结构,在标准串行接口中实现了对多达128个子阵通道的同时通信。这种设计设计不仅让主控芯片能够通过一对串行接口与众多子阵进行通信,有效地解决了高速串行通道数量有限的问题,还因为减少了对配备多个串行通道的主控芯片的需求,从而显著降低了整个系统的成本。
技术关键词
级联系统
级联控制器
节点
主控芯片
数据
编码
串行接口
信号
级联式结构
收发器
模块
通道
字段
定义
系统为您推荐了相关专利信息
知识图谱驱动
人机交互系统
文本
意图识别
BiLSTM模型
空间结构特征
序列特征
位置预测方法
轨迹
建立社交关系
天气预报数据
光伏发电预测方法
连续型数据
光伏发电数据
回归预测模型
监测方法
阶段
分段
RNN神经网络
神经网络模型