摘要
本发明公开了一种针对存算一体芯片的编程方法及其装置。该方法包括以下步骤:步骤1,通过对存算一体芯片的构成器件进行全量程编程,测得器件权值随编程时间的特性曲线;步骤2,输入待编程的矩阵,将存算一体芯片的构成器件分为多组,分别对每一组进行多轮的并行编程:在每一轮编程中,首先根据上一轮校验时读出的权值,计算器件待编程值和当前权值之间的差值,并对差值通过编程特性查找表得到对应的下降率,基于差值和下降率计算出本轮的编程时间,然后开始编程,编程结束后对器件的当前权值进行校验,如果还存在有未完成编程的器件,则开始进行下一轮编程。本发明可以极大提高存算一体芯片的编程速度。
技术关键词
存算一体芯片
编程时间控制
编程方法
并行编程
校验模块
编程装置
查找表
曲线
控制模块
信号
模数转换器
矩阵
阵列
标志
存储器
元器件
速度
系统为您推荐了相关专利信息
状态预测方法
动态时间规整算法
折射率分布图
校验模块
网络设备
存算一体芯片
位线
存储阵列
时间寄存器
刷新计数器
电力中长期交易
动态知识图谱
反馈方法
实体
约束特征