摘要
本发明涉及频率测量技术领域,公开了一种基于FPGA的频率测量改进型算法及装置,该算法包括:对输入的宽带数字信号进行信道划分,输出复信号;计算各信道能量,输出能量值最高的信道号,作为信道切换的依据;计算出每个信道信号相邻两点之间的相位差;同时,根据信道切换模块输出的信道号,输出相应信道的信道号;根据相位差和信道号计算频率,输出频率值。该装置应用该算法,包括:数字信号信道化模块、信道切换模块、相位差计算模块及频率计算模块。本发明基于传统的FPGA信道化测频方法进行了改进,保证了最终频率计算的准确性,同时有效地节省了资源。
技术关键词
改进型装置
改进型算法
频率
复信号
模块
信道化测频
两点
采样点
幅值
噪声
资源
系统为您推荐了相关专利信息
解码控制器
接口控制模块
数据读取模式
解密模块
总线模块