摘要
本申请实施例提供了一种总线互联模块、计算设备、片上系统和总线通信方法,本方案适用于包括CISC指令集、RISC精简指令集(特别是RISC‑V指令集)或VLIM指令集架构的各种芯片,如物联网芯片、音/视频芯片等。该总线互联模块包括:多个主控制单元和多个从控制单元;主控制单元用于在接收到地址读写请求后,若地址读写请求满足反向通道死锁条件,则对地址读写请求进行暂存,并在确定地址读写请求不满足反向通道死锁条件后,将地址读写请求发送给对应的从控制单元;从控制单元用于在接收到地址读写请求后,将地址读写请求下发。本方案能够在规避反向通道死锁的同时,保证总线利用率。
技术关键词
总线互联模块
写请求
控制单元
总线通信方法
标识
片上系统
传输路径
时序
通道
队列
CISC指令集
信息更新
数据
芯片
时钟
处理单元
周期
逻辑
视频
系统为您推荐了相关专利信息
车载控制单元
协议转换模块
数据输出接口
数据转发装置
列车
FPGA芯片
SOC芯片
信号处理系统
信号采集模块
信号处理程序
品质检测方法
尺寸特征
骨架模型
实时图像
关键点