摘要
本发明公开了一种基于FPGA器件移动的时序优化控制方法及装置,获取若干待移动FPGA器件的位置信息和Slack时序值;根据位置信息,在若干待移动FPGA器件中选取目标FPGA器件;其中,每一目标FPGA器件之间的距离为栅格间距;筛选Slack时序值大于时序紧张阈值的目标FPGA器件,获得同步移动器件;将每一同步移动器件合并为伪装器件,并基于单体器件时序优化算法对伪装器件进行移动控制。本发明基于位置信息和Slack时序值进行FPGA器件的筛选,现了多个FPGA器件的同步移动,继而实现了多个FPGA器件的同步时序优化,提高了FPGA的布局效率。
技术关键词
时序优化控制方法
优化控制装置
端口
单体
数据获取模块
算法
栅格
关系
控制模块
间距
物理
布局
系统为您推荐了相关专利信息
微阵列
重氮盐
丙烯酰胺水溶液
生物分子探针
丙烯酰胺类单体
网络功能实例
虚拟网络设备集群
灰度方法
计算机执行指令
接收源
双目视觉检测
电梯缓冲器
三维立体模型
线激光发射器
双目立体相机
管理方法
硬件抽象层
计算机可执行指令
芯片
管理装置
电力配网工程
分布式文件系统
决策树模型
序列
负荷