摘要
本公开的实施例提供一种异质芯片封装方法和结构。方法包括:提供硅片、基板和多组异质芯片;在硅片上形成多个硅通孔,并在硅片的第一表面形成第一重布线层;将第一组异质芯片的正面设置于第一重布线层,塑封第一组异质芯片形成第一塑封层,并在第一塑封层上形成电磁屏蔽罩;在硅片的第二表面形成第二重布线层,将第二组异质芯片的正面设置于第二重布线层,塑封第二组异质芯片形成第二塑封层,并在第二塑封层中形成塑封通孔;在第二塑封层背离硅片的表面形成第三重布线层,并在第三重布线层上形成焊球;将第三重布线层通过焊球键合于基板。本公开达成了全方位的高效数据流通,保持了对位精度和稳定性,同时遮蔽去往或来自异质芯片的电磁干扰。
技术关键词
芯片封装方法
异质
电磁屏蔽罩
布线
硅片
芯片封装结构
系统级芯片
通孔
基板
导电柱
存储芯片
正面
对位精度
焊球
电镀
载板
数据
系统为您推荐了相关专利信息
核酸扩增检测
异质结
微流控芯片
氧化钛纳米阵列
基底
局域
有机铁电材料
光生载流子
电场
异质结结构设计
安装节点
智能路径规划
线路
光纤安装设备
复杂度
设计规则检查
标准单元
FinFET工艺
管脚
数据