摘要
本发明公开了一种亚稳态实时监测并动态校正的系统及方法,涉及了芯片设计技术领域,将工作在不同时钟域下的两个数据端在异步接口处进行数据交互,数据端包括源寄存器以及目的寄存器,通过边沿检测电路检测源寄存器以及目的寄存器之间的时钟相位差,实时监测所获取到的时钟相位差是否处于异步接口的电路发生亚稳态的危险范围内,若是,则启用数据路径,并选择数据路径相位档位,若否,则不进行任何操作,对处于发生亚稳态的危险范围内的异步接口的电路,选择数据路径相位档位后继续进行数据相位调节,进而完成最终对电路的动态校正。
技术关键词
边沿检测电路
时钟
动态校正
边沿触发器
档位
数据
异步接口电路
芯片设计技术
周期
接收端
监测模块
发送端
标记
频率
波形
定义
系统为您推荐了相关专利信息
神经网络加速器
智能系统
编解码
高时空分辨率
采集脑电信号