摘要
一种单载波同步算法的FPGA实现方法及装置,涉及FPGA实现技术领域,方法包括:将1024个IQ样点,写入N个块随机存储器构成的第一存储矩阵;将1024个IQ样点的PN序列构造成一个第二存储矩阵,第二存储矩阵和第一存储矩阵行列数量相同;以8M时钟的F倍作为读时钟,从所述第一存储矩阵中读取IQ样点,产生N个IQ样点地址序列;从第二存储矩阵读取PN码,产生N个PN序列;其中,F、N均为2的多次幂整数,且F×N=1024;将N个IQ样点地址序列和N个PN序列进行点乘再求和,M个和累加后,得到1024个IQ样点的本地相关结果。本发明节省了FPGA中的DFF资源,大规模的降低了FPGA的选型成本。
技术关键词
同步算法
随机存储器
矩阵
时钟
序列
单载波
模块
动态
资源
系统为您推荐了相关专利信息
无线传输模块
监测方法
计算机故障诊断技术
训练集
终端设备
浓度预测方法
支持向量机模型
模糊隶属度函数
数据
时序