摘要
本发明提出了一种分频器的驱动组件及其驱动方法。其驱动组件包括依次连接的时钟选择模块和分频模块;时钟选择模块,用于控制分频参考时钟的选择和进行实时无毛刺的时钟切换与复位同步;分频模块,用于依据片外配置信息配置生成不同主频下的奇数分频、偶数分频、小数分频和分数分频中的任意一种分频类型的高精度分频时钟输出。本发明可以实现对后端多个受控设备芯片生成不同频率的分频时钟信号,能够极大简化高精度分频器的整体结构,提高驱动组件的集成度和效率。相较于传统方案,本发明能够实现更复杂更高精度的分频功能,同时驱动电路设计与验证难度更低。
技术关键词
奇数分频
分频器
驱动组件
小数分频
子模块
信号
译码模块
驱动方法
无毛刺
测试模块
芯片
频率
数值
存储单元
时钟分频
模式
周期
系统为您推荐了相关专利信息
车道线信息
轨迹
自动驾驶方法
路口场景
右转专用道
智能决策方法
强化学习模型
策略
智能决策系统
国土空间规划技术