摘要
本申请涉及集成电路技术领域,公开了一种现场可编程系统级芯片的时钟同步方法。现场可编程系统级芯片包括处理器系统和可编程逻辑,所述时钟同步方法包括:处理器系统使用本地时间戳生成模块产生时间戳;处理器系统对时间戳进行分频得到时间戳标志信号;处理器系统使用时间戳标志信号对时间戳进行降采样;处理器系统将时间戳标志信号和降采样后的时间戳发送到可编程逻辑;可编程逻辑产生本地时钟;可编程逻辑采用本地时钟对时间戳标志信号进行采样;可编程逻辑采用采样后的时间戳标志信号对降采样后的时间戳进行采样;可编程逻辑使用采样后的时间戳。本申请可以解决时间戳同步复杂的问题,提高时间戳数据的精度。
技术关键词
时钟同步方法
处理器系统
现场可编程
系统级芯片
计算机可执行指令
非瞬时性计算机可读存储介质
逻辑
标志
神经网络处理单元
时钟同步装置
嵌入式内存
信号
图像处理单元
集成电路技术
频率
计算机程序产品
存储器
系统为您推荐了相关专利信息
语音特征
语音编码器
语音解码器
编码器解析
非易失性计算机可读存储介质
生成资源文件
页面内容
信息卡片
时序控制技术
模板
预测模型构建方法
电力大用户
历史负荷数据
计算机可执行指令
负荷预测模型
端口
自动生成方法
芯片
FIFO模块
计算机可执行指令