摘要
本申请提供了一种基于FPGA的数据传输方法,FPGA包括PL端和PS端,PL端通过FIFO缓冲ADC采集数据并传输至PS端,PS端通过网口将数据传输至上位机;PL端与PS端之间基于CDMA进行数据传输,并应用于包括控制CDMA数据传输过程状态机的下位机;状态机包括空闲、中断等待、CDMA数据传输、网口数据回传和传输结束状态;方法包括在中断产生前循环空闲和中断等待状态,响应中断进入CDMA数据传输状态,完成数据搬移后切换至网口数据回传状态,并在全部传输完成后进入传输结束状态执行复位。本申请能够提高数据传输效率以及从程序上保证数据传输的稳定性。
技术关键词
状态机
数据传输方法
下位机
网口
连续传输模式
数据传输系统
缓冲
参数
异常状态
标志
指令
数值
网卡
载荷
命令
逻辑
算法
程序
系统为您推荐了相关专利信息
数据传输平台
可编程逻辑芯片
SATA硬盘
数据传输方法
接收远程控制指令
车道
环境感知数据
行驶轨迹控制
车辆控制方法
状态机
训练游戏
玩家
登录鉴权
Unity3D引擎开发
识别用户动作
纤维缠绕装置
多自由度机器人
NURBS曲线
集成控制系统
缠绕制品