摘要
本发明提供一种存储器读写测试加速方法、系统,通过预设的CPU经由加速器向待测存储器发送带有地址序列的数据命令和数据,通过预设的加速器判定所述数据命令为写命令还是读命令,若数据命令为读命令,则将数据作为期望数据存储在加速器中,根据地址序列读取待测存储器中特定存储单元的存储数据,并将存储数据与期望数据相对比以获取待测存储器的存储器状况,在整个过程中CPU只需要不断的发送数据命令和数据即可,无需CPU参与真正的对比检测工作,即无需比较数据,且发送数据无需等待,不仅能够提升存储器测试速度,而且还能够减轻CPU负荷,显著提升检测效率,节省CPU资源,降低测试系统成本。
技术关键词
测试加速方法
加速器
命令
存储单元
数据写入指令
序列
控制器
数据存储
加速系统
测试接口
存储器测试
字符
存储阵列
程序
芯片
字段
负荷
系统为您推荐了相关专利信息
故障恢复电路
故障处理单元
计算器
存储模块
冗余
半导体存储器
激光通信终端
重构系统
星载激光
数据
凝血测试仪
数据存储单元
调度系统
数据存储模块
医院信息系统