摘要
本申请公开了一种高可靠RS485总线接口控制系统、计算芯片及工业计算机,涉及计算机技术领域,该系统包括:在开始数据发送时,将接收使能信号置于低电平,关闭RS485接收,再将RS485发送使能信号置于高电平,用于设置下一级设备等待数据的发送,再将发送使能信号置于高电平,发送给UART发送模块,此时UART发送模块可以开始发送数据;在数据发送完成后,先将发送使能信号置于低电平,关闭发送状态,再将RS485发送使能信号置于低电平,接收使能信号置于高电平,打开RS485接收,此时UART接收模块可以开始接收数据。该系统通过自动设置使能信号,能够确保不会因为磁场或者收发器芯片内部电源的波动导致干扰信号被误接收或发送末尾的丢包,提高RS485总线接口的可靠性。
技术关键词
FIFO模块
状态机
信号
控制模块
工业计算机
接口控制系统
时钟
数据
标志
计数器
芯片
标识
收发器
通道
主机
电源
系统为您推荐了相关专利信息
射频治疗仪
安全监控系统
接触状态监测
眼科
数据处理模块
智能监控方法
索道系统
路径优化策略
构建深度神经网络
光纤应变传感器
语音交互方法
脉冲特征
重构语音信号
预训练语言模型
压缩感知技术