摘要
本发明实施例公开一种芯片设计方法及装置、电子设备、存储介质,涉及集成电路领域,能在保证芯片具有较合理的晶粒构成的同时,有效降低芯片设计的复杂度。该方法包括:获取待设计芯片对应的目标标准单元库,待设计芯片由至少两颗晶粒立体集成得到,目标标准单元库中的每种目标标准单元具有自己的时序区间划分规则,时序区间划分规则用于将该目标标准单元的预设时序参数的第一取值范围划分为至少两个取值区间,第一取值范围为目标标准单元的预设时序参数在待设计芯片中的各晶粒上的第二取值范围的并集;基于目标标准单元库设计待设计芯片,得到目标芯片,目标芯片中位于不同晶粒的同一种目标标准单元各自对应的预设时序参数处于同一取值区间。
技术关键词
时序
芯片设计方法
可执行程序代码
参数
立体
标准单元库设计
电子设备
可读存储介质
存储器
处理器
集成电路
模块
计算机
复杂度
系统为您推荐了相关专利信息
故障诊断模型
采集机械设备
广义
故障诊断方法
不确定性原理
网络流量检测方法
教师
学生
检测网络环境
知识蒸馏技术
自动控制方法
模型预测控制技术
离心机转鼓
频率
数据