摘要
本发明提供一种基于IO复用性能优化的芯片设计方法、系统、终端及介质,通过调用脚本根据构建的IO复用信息表格以及提前编写的高速IO输出复用模块的RTL代码自动生成RTL代码,再利用逻辑综合工具将生成的RTL代码转换为相应的电路,并获得芯片尺寸以及初步布图规划,随后基于芯片尺寸以及初步布图规划进行IO可视化,并调整初步布图规划中各功能模块与其所使用的IO单元之间的位置关系获得优化布图规划;在物理实现的布局以及后布局阶段,基于优化布图规划对电路中相应模块位置进行限定,并且对功能信号输入路径以及输出路径进行优化,获得设计版图。本发明使物理设计工具能够自动实现对功能复用IO的时序性能优化,为大规模通用芯片实现高速IO协议提供了支持,还可自动化生成RTL代码减少人力,并且避免了IO信号走线发生绕线的情况。
技术关键词
布图规划
芯片设计方法
功能模块
复用电路
缓冲器优化
综合工具
表格
代码转换
布局
芯片设计系统
IO控制电路
信号
标志
硬件描述语言
物理
版图
脚本工具
系统为您推荐了相关专利信息
验证方法
功能模块
非易失性可读存储介质
动态
指标
资产系统
功能模块
数据源系统
信息登记方法
日志
ITSM平台
运维方法
任务调度方法
功能模块
人机交互界面