摘要
本发明公开一种多片锁相环时钟芯片同步电路,属于集成电路领域,包括:D触发器DFF0~DFF17、反相器INV1~INV5、与门AND1;本发明通过接收到的片外同步信号,分别控制锁相环的输入分频器、反馈分频器、鉴频鉴相器的复位信号,并依序放开,使多片锁相环重新进行相位对齐至REF_CLK,并且不会导致锁相环失锁,实现多片时钟的同步。
技术关键词
D触发器
锁相环时钟
鉴频鉴相器
控制锁相环
分频器
同步电路
反相器
信号
锁相环失锁
芯片
相位对齐
周期
集成电路
计数器
输入端
依序
频率
系统为您推荐了相关专利信息
可编程逻辑阵列
滤波控制单元
逻辑运算单元
控制模块
模式
时间控制装置
启动保护电路
一键启停开关
D触发器
电阻
线性稳压器
电容检测电路
晶体管
D触发器
逻辑模块