摘要
本发明公开了一种时钟信号产生系统、产生方法及音频转换芯片,所述系统包括延迟锁相环、时钟沿获取模块、计数器和至少一个第一时钟产生模块,第一时钟产生模块与延迟锁相环和计数器相连,用于基于计数值对倍频时钟信号以及反相倍频时钟信号的脉冲信号进行筛选以产生第一目标时钟信号。本发明通过第一时钟产生模块对倍频时钟信号、反相倍频时钟信号进行筛选以产生第一目标时钟信号,实现了低成本条件下同时产生多种不同频率的时钟信号,满足多输入时钟系统需求,本发明采用数字电路逻辑处理,减少了芯片硬件电路开销。
技术关键词
倍频时钟信号
延迟锁相环
抽取滤波器
延迟时钟信号
时钟分频
计数器
脉冲
音频
周期
数值
模块
逻辑
芯片
参数
时钟系统
低成本
频率
电路
系统为您推荐了相关专利信息
网络生成方法
生成时钟
生成装置
模块单元
项目架构
时钟校准方法
集成低噪声放大器
相位误差
小型化陶瓷
信号传播时延
编码电路
数据发送控制电路
超高频标签
时钟分频电路
低功耗
丢帧检测方法
滑动窗口
时钟分频
策略
消除误匹配点