摘要
本发明公开一种适用于eMMC的BCH并行编译码算法,包括:BCH编码算法、BCH译码算法。BCH编码算法通过给定的纠错能力与有效数据位确定对应的生成多项式,进而构造出相应的BCH码;BCH译码算法计算伴随式求出错误位置多项式系数,再利用钱搜索求解错误多项式的根,进而得到错误位置并进行纠正。BCH编码算法采用8位并行的编码方式对数据进行处理,提高编码效率;BCH译码算法采用并行处理伴随式求解模块以及钱搜索模块,并且采用二级流水线结构的分块译码方式缩短译码时间,提高译码效率。
技术关键词
编译码算法
生成多项式
编码算法
钱搜索算法
流水线结构
译码方式
码字
纠错
搜寻工作
数据
搜索模块
分块
译码器
速率
时钟
线性
系统为您推荐了相关专利信息
图像编码算法
电压监测数据
仿真模型
样本
识别方法
输电线路监测终端
数据传输方法
网络覆盖强度
压缩编码数据
多模态数据融合
量子密钥分配
分发模块
传输模块
通信系统
加密模块
信息调制方法
发射机系统
时域编码器
时延
符号持续时间