摘要
本申请涉及装置、系统、含芯片产品和非暂态计算机可读介质。该装置中的执行电路系统响应于引用寄存器文件的给定源寄存器的指令,对预处理的操作数数据执行数据处理操作。与该寄存器文件分离的缓冲区存储预处理的操作数数据。当保证无中间指令将导致对再用源寄存器的写入时,寄存器再用检测电路系统检测引用也由先前指令引用的再用源寄存器的后续指令的寄存器再用机会,针对该先前指令,与该再用源寄存器相对应的预处理的操作数数据被写入到该缓冲区。响应于检测到该寄存器再用机会,可使用存储在该缓冲区中的预处理的操作数数据来执行针对该后续指令的该数据处理操作,并且关于来自该再用源寄存器的所存储的操作数数据抑制该预处理动作。
技术关键词
延迟电路系统
检测电路系统
指令
数据执行数据处理
标识符
执行寄存器重命名
计算机程序代码
封装芯片
物理
格式化
可读存储介质
动态地
制作装置
存储装置
系统为您推荐了相关专利信息
数据建模方法
分支
模型框架构建
学习算法
计算机可执行指令
调度控制系统
网络控制器
交换机
代理服务器
高性能
逻辑
存储设备
计算机执行指令
数据处理方法
数据存储
轨迹优化方法
定位点数量
历史轨迹数据
异常点
计算机可读指令
风险评估方法
风险控制策略
风险评估装置
指令
训练集