摘要
本发明提供了一种全数字双混频鉴相滤波系统及亚稳态中值滤波方法,涉及信号处理技术领域;本发明提供的系统完全由FPGA实现,采用多级混频链路对被测时钟信号进行混频处理,降低亚稳态对DDMTD混频结果的影响;此外,通过多路滤波模组设置的DDMTD毛刺滤波模块同时对相同时钟信号的多路DDMTD混频结果进行亚稳态滤波,准确恢复出各路DDMTD混频结果边沿;另外,通过时钟相位差测量模块完成对各路滤波恢复后的DDMTD混频结果边沿进行DDMTD时钟相位差测量;最后,通过均值滤波模块完成对多路DDMTD时钟相位差测量结果的均值处理,进一步提高数字双混频鉴相滤波系统的测量精度。
技术关键词
D型触发器
时钟
滤波模块
滤波系统
PLL锁相环
时计
滤波方法
数值
滤波模组
混频结构
支路
滤波算法
数据
链路
信号处理技术
加法器
输入端
系统为您推荐了相关专利信息
工科院校
教学系统
强化学习算法
生理信号监测
产线
复杂度
加密流量识别
哈希方法
特征提取方法
查表法
户外广告屏
同步控制系统
验证数据完整性
广告播放终端
高精度时间同步
通用异步收发传输器
日志采集方法
安全控制模块
数据中心
数据管理
电路模块
循环神经网络模型
序列
验证方法
验证装置