摘要
本发明涉及一种SiPM阵列的时间快信号分组读出电路和读出方法,该电路包括:电阻网络与慢信号连接,离散输出信号的SiPM位置;信号调理电路对放大后的脉冲信号进行极零补偿和高斯成形;模拟数字转换器基于脉冲信号得到数字信号;时间分组网络与快信号连接,把非相邻的SiPM分成一组,每组快信号加和输出时间脉冲信号;恒比甄别器对放大后的时间脉冲信号前沿的恒定比例点进行定时触发,形成数字信号;时间数字转换器基于数字信号得到时间信息;FPGA芯片基于数字信号求得信号大小,进而求得事件的发生位置,并查找该位置对应时间分组,将该分组位置上的时间信息作为事件的发生时间。其有益效果是,能减少信号噪声和减少寄生电容,从而提高信号读出的定时精度。
技术关键词
SiPM阵列
读出电路
读出方法
电阻网络
时间数字转换器
模拟数字转换器
FPGA芯片
信号调理电路
脉冲
高速放大器
处理器
存储设备
可读存储介质
成形
电容
系统为您推荐了相关专利信息
门控电路
成像算法
脉冲
光学收发系统
时间数字转换器
超声水表
计量方法
抛物面反射镜
气泡
可编程增益放大器
光学锁相环
反馈控制模块
时间数字转换器
反馈算法
增益调节电路
推理装置
神经网络加速器
大语言模型
DRAM存储器
逻辑运算单元
混沌电路系统
反相积分器
乘法器
加法器
忆阻器电路