摘要
本实用新型涉及一种总线网络端设备的高精度时间戳捕获与同步装置,属于时间戳捕获与同步技术领域,解决了现有技术中同步精度低、装置容错能力不足的问题。包括:高精度时钟模块;输入检测电路;硬件计数器,计数时钟信号端连接高精度时钟模块的输出端;触发逻辑模块,第一与非门的A输入端连接输入检测电路的输出端,第一与非门的B输入端用于接收捕获控制电平信号,第一与非门输出端连接所述硬件计数器的使能端;第三与非门的A输入端连接同步信号,第三与非门的B输入端连接硬件计数器的溢出信号输出端;时间戳寄存器,输出使能端连接触发逻辑模块第三与非门的输出端。实现了高精度时间戳捕获与同步。
技术关键词
硬件计数器
管脚
同步装置
输入端
输入检测电路
高精度时钟
逻辑模块
输出端
高精度时间戳
冗余容错
电阻
n沟道
信号
芯片
电源通断控制
电压
二极管
系统为您推荐了相关专利信息
工业平板
低功耗电路
待机控制方法
电源芯片
检测芯片
功率放大系统
保护控制电路
功放模块
短路保护电路
开关单元
反相放大器
密勒补偿电路
全差分结构
差分运放电路
运放芯片