摘要
本实用新型提供了一种基于存算一体架构的多接口缓存加密装置,包括芯片,所述芯片上集成缓存单元、加密单元和多接口模块,所述缓存单元用于临时存储访问的数据,所述加密单元通过总线与缓存单元互联,实时进行加密或解密处理,所述加密单元通过多接口模块与外部计算机、存储设备连接。本申请采用了PRAM技术,结合其高性能和低功耗的特点,能够在存储和加密计算之间实现高效的协同工作。
技术关键词
加密装置
Wishbone总线
多接口
存储设备
接口模块
CMOS工艺
计算机
芯片
电子盘
解密
低功耗
高性能
数据
系统为您推荐了相关专利信息
北斗定位方法
电离层误差
北斗定位系统
策略
电离层总电子含量
空间分布特征
数据加密方法
数据解密方法
密钥
数据加密装置
智能决策系统
可视化模块
接口管理模块
药物
报告
智能家居控制方法
智能家居控制模块
智能家居控制系统
智能家居设备
脑机接口模块