摘要
本发明提供了一种PCIe交换延迟测试装置和方法,涉及PCIe交换延迟技术领域,测试装置主要包括CPU模块、NOC模块、第一桥接模块、第二桥接模块、内存模块、本地时间模块、第一添加时间戳模块、第一计算模块、第二添加时间戳模块、第二计算模块、RC控制器模块及EP控制器模块。本方案结构简洁、操作方便,连接被测PCIe交换芯片后,只需要向指定的地址写入数据,然后读取该地址,即可获取被测PCIe交换芯片的精确的延迟信息;本方案可以支持PCIe交换芯片从UP端口至DP端口或从DP端口至UP端口两个方向的交换延迟测量;本方案还可以通过提高本地时间模块中计数器的时钟频率,进一步提升测量精度。
技术关键词
控制器模块
CPU模块
端口
桥接模块
RC控制器
内存模块
延迟测试装置
测试方法
时延
报文
芯片
载荷
AXI协议
携带时间戳
校验信息
时间计数器
字段
包头
延迟技术
系统为您推荐了相关专利信息
通信系统配置
通信控制模块
外部设备
通信芯片
时钟
图像采集装置
切割装置
吸收装置
刀片底座
打叶方法
设备初始化方法
PCI设备
定时器
数据通道分配
内核
新型集成电路
翻转芯片
自动化设备
集成电路封装技术
表面贴装元件
瞬态抑制二极管
射频通路
射频模块
主控芯片
通用输入输出端口