摘要
本公开实施例中提供了一种异步时钟的同步通讯方法、装置以及基于异步时钟通讯的测试方法,包括:获取测试机提供的第一时钟和第二时钟;按照第一时钟所获得的接收频率,接收至少一个待检测芯片按对应自身芯片时钟的发送频率发送的通讯数据;其中,接收频率高于发送频率;写入通讯数据至与相应的每个待检测芯片一一对应的缓存队列单元,并按照基于第二时钟所获得的同步于所述测试机的输入频率的输出频率输出各缓存队列单元中的输出位置的通讯数据,并形成发送给测试机的数据信号。缓存队列单元的存在允许接收端在不受发送端即时钟影响的情况下存储数据,随后再按照稳定同步于所述测试机的输入频率的输出频率输出,这样就避免了由于时钟偏移造成的长期累积误差。
技术关键词
同步通讯方法
检测芯片
同步通讯装置
时钟
队列
测试机
测试方法
计算机程序产品
频率同步
累积误差
探针卡
数据同步
模块
可读存储介质
接触点
系统为您推荐了相关专利信息
时钟信号生成电路
半导体芯片
信号发送器
多路复用器
发送电路
时间同步方法
服务器
时钟
门控循环单元
GRU模型
仿真测试装置
识别系统
动静态场景
仿真测试系统
便携式机箱
开短路测试装置
短路测试设备
电流提升装置
接地件
测试线