摘要
本发明的目的是提供一种基于Chiplet互联方向的低延时跨异步方法及电路,该方法包括:判断目的操作和源操作的延时情况;根据所述延时情况将延时信号传递到目的操作和源操作;目的操作和源操作根据延时信号进行数据的写入和读出。本发明根据源时钟频率和目的时钟频率预评估写延时和读延时的绝对值,利用delay cell设计源时钟方向的延时路径和目的时钟方向的延时路径,控制开关启动源时钟和目的时钟操作的顺序,保证写比读先启动,从而实现数据跨时钟域功能。通过精确设计延时路径,只需少量delay cell就可以实现跨异步,可以极大地降低传统跨异步方法引入的大延时缺点。
技术关键词
异步方法
时钟
异步电路
计算机程序代码
信号
锁存器
电子设备
可读存储介质
处理器
指令
控制开关
存储器
数据
芯片
频率
输入端
系统为您推荐了相关专利信息
声源追踪方法
麦克风阵列采集
卡尔曼滤波器
不确定性模型
定位算法
湿式双离合器
构建液压系统模型
预测系统
机器学习方法
输入神经网络模型
状态智能监测
小波阈值去噪方法
高压配电柜
信号
门控循环单元
电调滤波器
微波滤波器
调控方法
模糊推理模型
指数
绑线结构
芯片封装结构
电流检测电路
可编程增益放大器
充电系统