摘要
本发明公开了一种用于多芯片同步的信号采样处理系统及方法,涉及收发机芯片领域。公开了时钟产生电路输入第一差分信号和所述第二差分信号;将多个收发机芯片的接收信号进行同步采样得到第一同步信号和第二同步信号;将第一同步信号和第二同步信号延迟至信号稳定;利用第一同步信号和第二同步信号分别生成相位差为180°的两个控制信号;选择任意一个控制信号与时钟产生电路之间的开关连通,若时钟产生电路输出的四相本振时钟信号发生相位模糊,则选择另一个控制信号送入时钟产生电路。本发明能够实现多芯片同步,消除相位模糊,确保芯片时钟的相位保持不变。
技术关键词
RS触发器
D触发器
信号
收发机芯片
多芯片
时钟
电路
输入端
开关
同步单元
输出端
频率
系统为您推荐了相关专利信息
算法验证系统
算法验证方法
八木天线
信号采集系统
信号源
折叠屏组件
直流电机
电机驱动芯片
系统芯片
指令
波形采集装置
电压调理电路
信号调理电路
恒流源供电电路
滚动轴承
激光测距传感器
麦克风装置
拾音麦克风
TDOA算法
信号处理模块