摘要
本发明提供一种用于分子动力学的芯片架构模拟系统,用于模拟面向DeePMD模型的加速器的受力计算过程,该系统包括可编程IO模块、地址映射模块、数据传输模块和异构加速器,可编程IO模块用于通过主机访问和控制异构加速器;地址映射模块用于建立内存与异构加速器间的映射关系;数据传输模块用于根据映射关系执行内存与异构加速器间的数据传输,包括传输原子信息;异构加速器包括:计算逻辑子模块,用于根据原子信息模拟DeePMD模型对原子的受力计算过程,得到原子的受力,并统计受力计算时间;资源建模子模块,用于评估计算逻辑子模块在受力计算过程中的资源占用率;并行度调度子模块,用于以最小化受力计算时间为优化目标,优化计算逻辑子模块的并行度。
技术关键词
异构加速器
受力
子模块
数据传输模块
缓冲组件
IO模块
地址映射
芯片架构
模拟系统
逻辑
事件驱动机制
内存
处理单元
矩阵
数据访问请求
主机端
资源
阶段
先进先出
系统为您推荐了相关专利信息
数据处理模块
数据传输模块
数据采集模块
模糊综合评判法
多点同步采样
数据存储模块
数据处理模块
子模块
智能电表
机器学习算法
舒适度
事件驱动型
流式数据处理引擎
会议
子模块