摘要
本发明涉及PSRAM控制器,具体涉及PSRAM的数据眼图训练系统及训练方法,包括训练控制模块、写延迟单元组合、读延迟单元组合和PSRAM颗粒;训练控制模块,用于时钟使能、数据发送、数据接收、数据比较、写延迟单元数量控制和读延迟单元数量控制;写延迟单元组合,通过调节主频时钟的延迟得到写延迟时钟,以找到写数据眼图的最佳位置;读延迟单元组合,通过调节PSRAM颗粒的输出数据选通信号DQS的延迟得到读延迟时钟,以找到读数据眼图的最佳位置;PSRAM颗粒,为内存存储单元;本发明提供的技术方案能够有效克服现有技术所存在的难以在芯片工作期间动态调整采样时钟位置的缺陷。
技术关键词
延迟单元
读数据
时钟
训练系统
状态机
通信接口
控制模块
模式
命令
存储单元
级联
内存
控制器
芯片
动态
系统为您推荐了相关专利信息
仿真模拟方法
GIS平台
动态
GIS空间分析
对象
三维解剖结构
逆行胰胆管造影术
模拟训练系统
UE4引擎
医学影像数据
射频收发芯片
基带单元
射频单元
通用公共无线接口
数字基带芯片
特征数据库
滑动均值滤波
盘车系统
液压锁紧装置
动态权重分配