摘要
本发明属于数字集成电路技术领域,具体涉及一种数字时钟数据恢复电路,包括:所述电路由双模式bang‑bang鉴频鉴相器、数字状态机、数控振荡器以及分频器组成单环结构的锁相环,实现高效的数据恢复;本发明无需额外的参考时钟输入,降低了电路复杂性和成本;同时采用二进制快速搜索算法,能够在短时间内完成频率锁定;并通过抖动抑制数字状态机的设计,输出抖动得到有效控制,提高了数据恢复的准确性。
技术关键词
鉴频鉴相器
数字状态机
数控振荡器
时间放大器
双模式
搜索算法
数字集成电路技术
分频器
滤波算法
频率
时间差
阶梯型结构
信号
抑制算法
时钟同步
单环
系统为您推荐了相关专利信息
高频焊接机
焊接空调
锂电池供电系统
无线控制模块
高频逆变器
人脸识别门禁
门禁终端
离线方法
实验室门禁
服务器
巡检机器人
运动控制模块
驱动系统状态
传感器模块
驱动底盘
水解反应器
发电机组
尿素
蒸汽输送管路
蒸汽吹扫装置