摘要
本发明提出了一种基于脉动阵列的灵活卷积运算加速器,用于解决现有卷积运算加速器难以根据不同硬件平台灵活调整硬件规模的技术问题。本发明包括依次连接的输入缓存模块、脉动矩阵、累加逻辑单元和输出缓存模块,输入缓存模块包括权重缓存模块和图像缓存模块,权重缓存模块和图像缓存模块均与脉动矩阵相连接,权重缓存模块、图像缓存模块、脉动矩阵、累加逻辑单元和输出缓存模块均与控制器相连接,控制器和输出缓存模块均通过BUS总线与外部存储器相连接。本发明利用脉动阵列以及灵活缓存模块,能够同时实现数据存储以及数据格式转换功能,减少了硬件逻辑开销,实现了高效的访存效率,支持配置加速器规模以及各种卷积参数。
技术关键词
卷积运算加速器
控制器
逻辑
模块
图像
时序控制命令
数据缓存单元
数据总线
数据格式转换功能
存储单元读出数据
专用集成电路芯片
运算加速方法
存储器
时钟
像素单元
矩阵
数据存储
信号
系统为您推荐了相关专利信息
数据建模方法
水轮机
数据建模装置
数据检索推荐
计算机可读指令
点击率预测
图像展示方法
图像处理方法
样本
服务端
聊天系统
客服
自然语言理解
分发模块
消息接收单元