摘要
本发明公开了一种超算ASIC芯片的FPGA原型验证方法以及相关设备,方法包括:通过主控PC为超算系统中各超算ASIC芯片配置位置参数及对应的计算参数;主控PC基于位置参数,向至少一个FPGA下发当前模拟的芯片的相应数据,以使FPGA模拟对应超算ASIC芯片的计算功能,并将计算结果回传至主控PC;重复上述模拟步骤,并每次迭代更新位置参数以切换模拟的芯片实例,直至覆盖超算系统中所有超算ASIC芯片,以完成系统级功能验证,其中,本发明可以通过复用同一块FPGA,采用多次迭代计算的方式来模拟多个超算ASIC芯片的工作过程,以减少验证工程量,并降低硬件成本投入。
技术关键词
原型验证方法
原型验证系统
FPGA原型验证
超算系统
芯片
参数
子系统
主控制器
系统级
容错机制
数据同步
逻辑
层级
通用型
同步性
可读存储介质
标识
时序
模块
系统为您推荐了相关专利信息
柔性电路板
壳体绕第一轴线
耳机主体
压紧块
防护层
信号触发方法
卫星接收模块
控制板
LCD显示屏幕
时间源