摘要
本发明涉及芯片技术领域,提供了一种MMU加速的方法、装置和SoC芯片。方法包括:预先设置缓存,根据任务的完整地址信息和当前任务子操作的当前地址信息,确定当前虚拟页中剩余地址的数量,并判断所述任务是否存在所需的下一个虚拟页;其中,所述当前虚拟页为当前任务子操作所需的虚拟页;若确定得到当前虚拟页中剩余地址的数量小于第一预设数量,且所述任务存在所需的下一个虚拟页,则从存储器中加载下一个虚拟页到缓存中,以便在MMU的地址映射表失靶时,将缓存中的所述下一个虚拟页加载到MMU的地址映射表中进行使用。本发明能够缩减任务整体的执行时间。
技术关键词
指令执行单元
地址映射
存储器
物理
芯片
处理器通信
命令
基地
系统为您推荐了相关专利信息
风道优化方法
散热件
电子设备
电路板组件
散热翅片
碰撞检测方法
三轴加速度数据
碰撞检测模型
角度传感器
终端
覆盖率信息
状态检测方法
密度
生长状态检测系统
电子终端
覆岩结构
模型建立方法
网格
蒙特卡罗模拟方法
波形反演技术