多码率低密度奇偶校验码的构造方法及装置

AITNT
正文
推荐专利
多码率低密度奇偶校验码的构造方法及装置
申请号:CN202510472813
申请日期:2025-04-15
公开号:CN120415445B
公开日期:2025-12-12
类型:发明专利
摘要
一种多码率低密度奇偶校验码的构造方法及装置,本公开实施例综合考虑多码率校验矩阵中非零元素的数量和每一种码率的译码迭代次数,引入全局归一化吞吐量指标,设定译码迭代次数小于预设的迭代次数阈值,以及设定对于校验矩阵列重的大于预先设定的列重最小值,通过全局搜索方法确定全局归一化吞吐量指标取值最大且满足第一和第二约束条件的基模图矩阵,基于该矩阵构造多码率低密度奇偶校验(LDPC)码,降低了硬件资源占用的同时进一步提升了译码吞吐量,确保生成的多码率LDPC码硬件资源占用低,满足了资源受限场景的应用需求,提升了LDPC码的适用性。
技术关键词
全局搜索方法 低密度奇偶校验 码率 译码 奇偶校验矩阵 进化算法 指标 计算机存储介质 元素 变量 处理器 生成方式 表达式 存储器 编码 受限 场景
系统为您推荐了相关专利信息
1
一种延迟可调时钟毛刺过滤电路、芯片以及电子设备
延迟可调 延迟单元 时钟 逻辑门 信号
2
一种基于变分自编码器的双通道脑电信号压缩重建方法
电信号 非线性 优化网络参数 解码器 变量
3
基于WebRTC的车载视频流安全传输管理方法
传输管理方法 访问控制策略 视频流 双向身份认证 保障数据安全
4
一种基于图像处理的卡片相机功耗优化方法及系统
卡片相机 功耗优化方法 图像处理 镜头 无损压缩编码
5
存算一体芯片及存储设备
晶体管 存算一体芯片 模式控制电路 行译码电路 列译码电路
添加客服微信openai178,进AITNT官方交流群
驱动智慧未来:提供一站式AI转型解决方案
沪ICP备2023015588号