一种FPGA电路的三模冗余优化体系设计方法

AITNT
正文
推荐专利
一种FPGA电路的三模冗余优化体系设计方法
申请号:CN202510524181
申请日期:2025-04-24
公开号:CN120493830A
公开日期:2025-08-15
类型:发明专利
摘要
本发明公开了一种FPGA电路的三模冗余优化体系设计方法,包括:对预设的电路网表进行解析提取得到网表解析信息;根据网表解析信息与三模冗余策略信息,执行电路三倍化复制与表决器插入;将三模冗余电路输出为用户指定的电路网表格式。本发明具有功能灵活全面、效率高的优点,能够满足用户在冗余程度、设计周期等方面的电路设计要求。
技术关键词
FPGA电路 表决器 策略 电路单元 三模冗余 回路 神经网络模型 输入错误 格式 逻辑 信号线 数据 模块 工况 存储器 端口 周期
系统为您推荐了相关专利信息
1
一种面向单分子实时测序的基于参考基因组的组装方法
组装方法 气泡结构 节点 断点 分子
2
一种多传感器融合的应急灯带控制方法及系统
应急灯带 异常事件 环境监测数据 多传感器融合 因子
3
星历数据发送方法、装置、电子设备、存储介质及程序产品
星历数据 时间差 策略 数据获取模块 机器学习算法
4
一种基于大模型微调的知识问答方法、装置及存储介质
知识问答方法 参数 大语言模型 两阶段 问答场景
5
一种全液冷充电堆均流系统
功率模块 冷却液管路 均衡控制策略 仿真模型 偏差
添加客服微信openai178,进AITNT官方交流群
驱动智慧未来:提供一站式AI转型解决方案
沪ICP备2023015588号