摘要
本申请涉及多芯片系统以及用于多芯片系统的片间通信方法。基于本申请,多芯片系统中的第一芯片的第一片内逻辑电路和第二芯片的第二片内逻辑电路可以复用芯片既有的GPIO接口,实现无需扩充附加接口的片间通信。在此情况下,第一片内逻辑电路和第二片内逻辑电路的参数配置和状态监测可以基于片间通信由第一片内逻辑电路实现,因此,第二芯片的第二片内逻辑电路可以不需要配备用于实现参数配置和状态监测的电路结构。从而,可以在无需扩充附加接口的情况下支持第二片内逻辑电路的电路结构简化,进而有助于在兼顾对多芯片系统中的每个芯片的片内逻辑电路实施参数配置和状态监测的情况下,减少多芯片系统中的片内逻辑电路的电路面积。
技术关键词
逻辑电路
多芯片系统
信号线
参数
GPIO接口
校验对象
控制单元
SPI协议
数据
封装芯片
软件
速率
物理
系统为您推荐了相关专利信息
样本
语义关联度
计算机可读指令
大语言模型
矩阵
虚拟现实游戏
列表
计算机可执行指令
场景虚拟
地图
稳态工作
配电网络系统
遍历方法
可靠性分析技术
网络拓扑分析
智能体模型
工控系统
恢复方法
数据恢复时间
策略