摘要
本发明适用于芯片技术领域,提供一种基于分层标记驱动的片上网络接口自动匹配方法及系统,所述方法包括:从模块Verilog文件中提取模块定义、端口列表和接口信号信息;基于命名规则对接口信号分层标记;自定义连接规则;根据标记信息执行自动匹配算法,确定信号之间的连接关系;根据匹配结果生成完整的顶层Verilog代码;并可提供可视化交互界面,提供分层次的树状视图展示接口状态,支持筛选、分组和高亮显示。本发明专门针对以NoC为中心的大型复杂芯片设计,通过系统化解析信号命名规则中蕴含的结构信息,实现高效、精确的自动信号连接,并提供层次化的可视化界面,帮助用户快速定位和解决连接问题。
技术关键词
自动匹配方法
网络接口
信号
关系
模块接口
自动匹配系统
层次化结构
多层次
可视化交互界面
标记单元
可视化界面
关键词
组织
解析单元
分层次
算法
系统为您推荐了相关专利信息
人工智能温控系统
电子转换开关
控制电子膨胀阀
PID控制器
箱体
空间建模方法
时序预测模型
需求预测模型
元素
基础设备
数值仿真模型
RBF神经网络
隧洞初期支护
掌子面
曲线
数据库适配方法
多源异构数据
动态表单
实体
标签