摘要
本发明公开了一种用于验证系统级芯片的跨复位域的脚本生成方法,涉及芯片技术领域,包括:获取原始文本,原始文本包括第一代码、第二代码和第三代码,第一代码表示系统级芯片的数据信号、时钟信号和复位信号,第二代码表示系统级芯片通过建模和仿真得到的输出代码,第三代码表示用户自定义的跨复位域验证条件;对原始文本进行解析,得到结构化文本,结构化文本包括系统级芯片的时钟信号、复位信号、端口和模块的结构化信息;将结构化文本转换为用于验证系统级芯片的跨复位域的脚本,解决了相关技术中系统级芯片的跨复位域验证效率低的问题,提高了系统级芯片的跨复位域的验证效率。
技术关键词
系统级芯片
脚本生成方法
文本
验证系统
功能模块
信号
时钟树
时钟缓冲器
关系
脚本生成装置
同步器
端口
时间差
格式
可读存储介质
存储计算机程序
系统为您推荐了相关专利信息
音频特征
辅助训练方法
人脸表情识别算法
指数
句法结构
管理功能模块
主题集合
设备资产管理
树形结构
接口
关系抽取方法
朴素贝叶斯分类器
编码器
上下文特征
前馈神经网络
主题分类器
分片
文本处理方法
计算机程序指令
数据
网络主体
铁路
网络攻击源
威胁溯源方法
网络监管平台