摘要
本发明公开了一种LVDS电路及芯片,涉及信号传输领域。通过第一驱动电路与第二驱动电路的协同工作,解决了相关技术中存在的建立时间与输出摆幅矛盾的问题。该方案中,第二驱动电路仅在第一预设时间内输出与第一电流同方向的第二电流,即在信号建立的上升或下降过程提供短时增强的驱动能力,通过叠加瞬时电流加快终端负载上的电流变化速率,从而降低目标信号的上升时间或下降时间。由于第二电流的作用时间被严格限定在预设时间内,避免了持续大电流导致的摆幅超限问题,既满足了LVDS标准对建立时间阈值的要求,又通过分时驱动机制将输出摆幅控制在特定范围内,实现了缩短建立时间与控制摆幅的双重目标。
技术关键词
终端负载
逻辑电路
LVDS电路
控制电路
D触发器
反相器
电流源
信号延时
输入端
时钟
输出端
线路
芯片
大电流
关断
机制
速率
系统为您推荐了相关专利信息
功率放大电路
可调滤波器
无线通信设备
信号
电平
POE分离器
无线网卡
计数电路
切换电路
交换机