摘要
本发明提供一种应用于雷达信号处理的多核DSP‑FFT处理方式,包括以下步骤:获取待处理数据为M*2N长度数据矩阵,其中,M、N为自然数;根据待处理数据的长度,选择短数据FFT运算和长数据FFT运算;所述短数据FFT运算为:先参数配置,然后进行M/8次循环,每次循环8个CPU分别进行2N点FFT计算;长数据FFT运算为:先进行参数配置,然后进行M次循环,每次循环中:8个CPU共同完成进行2N点的拆分FFT运算,再分别将拆分FFT运算结果与旋转因子进行的复数乘法,然后CPU分别进行配置分发、计算写入和FFT计算;本发明采用FFT运算的原理拆分大点数FFT的DSP计算过程,充分利用DSP的多核心分别分配、计算与缓存资源,提高算法设计流水线的整体性能。
技术关键词
DMA控制器
数据
信号处理
雷达
参数
慢时钟
因子
核心
矩阵
内存
进程
命令
流水线
索引
坐标
算法
资源
系统为您推荐了相关专利信息
排序模型
混合损失函数
掩码矩阵
客户端
训练样本集
量表生成系统
数据分析模块
检验效能
样本
内容项