摘要
本发明提出一种标签芯片及其数字基带时钟配置方法,该方法在首次获得一个上行数据传输速率时,计算该上行数据传输速率对应的时钟分频系数,并将该时钟分频系数存储在非易失性存储模块中。当再次接收到对应该上行数据传输速率的指令信号时,可以直接从非易失性存储模块中取出时钟分频系数进行分频,避免了每次都需要重新计算分频系数的过程,从而降低了标签芯片的功耗。该方法可以支持多种上行数据传输速率的需求,可以将不同的上行数据传输速率对应的分频系数都存储在非易失性存储模块中,使得标签芯片能够灵活适应不同的通信环境和要求。
技术关键词
非易失性存储模块
时钟分频
基带模块
时钟配置方法
前导码长度
阅读器
数据
指令
信号
标签
芯片
生成系统
频率
功耗
系统为您推荐了相关专利信息
电子对抗系统
芯片架构
时钟分频电路
校准
电流源电路
高精度测距装置
超宽带技术
姿态传感器
微控制器
嵌入式软件
模数转换模块
模数转换电路
通信模块
模数转换器
芯片
射频通讯系统
频率调节装置
射频电路
系统频率调节方法
时钟分频
PUF电路
忆阻器
端子
时钟分频模块
运算放大器