摘要
本发明提出一种基于解耦矢量架构的芯片向量加速器设计方法,应用于缓存一致的内存系统,解决死锁并优化存储延时。该方法包括:接收向量指令时,依据向量执行单元采集执行特征;依据向量存储单元协调数据移动特征;将特征送至向量超前运行单元,利用恒定步幅规律预取优化延时。解耦处理生成第一执行阵列和第二移动阵列,分别作为执行和存储单元。融合特征通过预取调度器优化访问序列,依据复杂度分配时间窗,生成动态调整策略;经多层优化机制生成访问路径,综上,本发明可避免死锁,提升效率,适用于高性能计算。
技术关键词
向量执行单元
加速器设计方法
内存系统
输入向量控制
存储单元
阵列
动态
数据
策略
调度器
复杂度
序列
因子
网络优化
编码
融合特征
芯片
分析器
多尺度
系统为您推荐了相关专利信息
人机交互单元
存储模块
控制单元
线路
卫星定位模块
量子电池
能量转换模块
储能系统
储能模块
能量存储单元
扩频水声通信
多普勒
GPU并行
度函数
估计方法